Концепція суперскалярної організації процесорів. Ознаки повноцінного суперскалярного процесора в моделі Pentium Pro. Етапи протікання процесу виконання програми в Pentium II. Вузли добування і розшифровки команд. Конвеєр обробки команд розгалуження.
Процесор Pentium II Вузли добування і розшифровки команд Вузли диспечирування/виконання Вузол фіксації результатів Прогнозування розгалужень 2. Процесор PowerPC PowerPC 601 Вузол диспетчера Конвейер обробки команд Обробка команд розгалуження PowerPC 620 3. Процесор Pentium II Хоча концепція суперскалярної організації, як правило, асоціюється з RISC-архітектурою, той же принцип може бути застосований і до CISC-процесорів. Конвеєр в процесорі Pentium II IFU - вузол добування команди; ID - вузол розшифровки команди; RAT - вузол виділення регістрів; ROB - буфер перевпорядкування команд; DIS - диспетчер; EX - вузол виконання команд; RET - вузол фіксації результатів Фактично процесор Pentium II складається з CISC-оболонки навколо RISC-ядра. Цим процесор Pentium II відрізняється від попередніх моделей Intel 80x86 і процесора Pentium, у яких конвеєр включав 5 робочих позицій. Порт 0 використовується для виконання арифметичних мікрокоманд як з цілими, так і з числами у форматі з плаваючою крапкою, крім самих простих мікрокоманд і мікрокоманд обробки розгалужень.
Вы можете ЗАГРУЗИТЬ и ПОВЫСИТЬ уникальность своей работы