Разработка и расчет синхронного суммирующего восьмиразрядного счетчика на основе JK-триггера. Моделирование схемы в программе Electronic Work Bench. Дешифрирование входных сигналов. Характеристики цифро-буквенного индикатора АЛС314А и дешифратора 514ИД4А.
Выбор элементной базы 3. Моделирование схемы в программе «Electronic Work Bench» Заключение Список использованных источников Приложения Введение В наше время проявляется тенденция к бурному развитию цифровой электроники. Курсовая работа предполагает рассмотрение и разработку такого устройства цифровой электроники как суммирующий синхронный счетчик. Счетчики получили очень широкое распространение в самых различных отраслях промышленности, в быту, в повседневной жизни, потому что они являются многофункциональными устройствами. Эти устройства используются не только для подсчета импульсов, поданных на вход, но и для деления входной частоты с заданным коэффициентом деления. Основа любого счетчика является линейка из нескольких триггеров. Рисунок 1.5-Двоичный суммирующий счетчик с параллельным переносом Синхронный счетчик реализован на J-K-триггерах, имеющих по три входа J и три входа К, объединенных логической операцией конъюнкции.
Вы можете ЗАГРУЗИТЬ и ПОВЫСИТЬ уникальность своей работы