Розглядається і досліджується лічильник, запам’ятовувальна частина якого побудована на базі трьох D тригерів і одного JK тригера. Можливі режими роботи лічильника. Мінімізація за допомогою методу діаграм Вейча. Складність функцій за методом Квайна.
Основою удосконалення комп’ютерної архітектури, якісного підвищення їхньої продуктивності та надійності, істотного зменшення затрат на виготовлення є розвиток схемотехніки ЕОМ. Аналіз завдання і вибір методу синтезу Поняття лічильник являється дуже широким. До лічильників відносять пристрої, які під дією вхідних імпульсів переходять з одного стану в інший, фіксуючи тим самим число поступивших на їхній вхід імпульсів у тому чи іншому коді [4]. У підсумовувального лічильника вихідне двійкове значення, що знаходиться в тригерах схеми, збільшується при поступані на його вхід першого імпульсу. У даній роботі розглядається і досліджується лічильник, запам’ятовувальна частина якого побудована на базі трьох D-тригерів і одного JK-тригера. Насамперед розглянемо принцип дії RS-тригера, так як він є найпростішим й на основі цього тригера можна побудувати складніші тригери.
Вы можете ЗАГРУЗИТЬ и ПОВЫСИТЬ уникальность своей работы