Розробка схеми центрального процесора з модулем пам’яті ємністю 22 Кбайт - Курсовая работа

бесплатно 0
4.5 134
Проектування модулів пам’яті загальною ємністю 22 Кбайти на м/с КР537РУ2А та К573РФ2. Розробка схеми центрального процесору на ОМК MCS-51 відповідно до типу пам’яті. Створення програми на асемблері, яка виводить цифру 5 на знакосинтезуючий індикатор.

Скачать работу Скачать уникальную работу

Чтобы скачать работу, Вы должны пройти проверку:


Аннотация к работе
За сигналом WR/RE вибирається режим роботи субмодулів: при WR/RE = 0 - восьмирозрядні дані з ШД через входи DI надходять до мікросхем памяті (запис інформації); при WR/RE = 1 - інформація з субмодуля через виходи DO передається на ШД (зчитування інформації) [1]. В залежності від коду, що надходить на входи дешифратора, активним буде один з восьми виходів, кількість яких розраховується виходячи з мікросхем, що застосовуються в модулі памяті : три субмодулі ОЗП пять мікросхем ПЗП. Схема містить МК К1816ВЕ51 (DD2), буферні регістри DD10, DD11 і шинний формувач DD11 для демультиплексування і буферизації шин, модуль ОЗП ємністю 12 Кбайт, що складається з трьох субмодулів DD12 - DD19, DD20 - DD27,DD28 - DD35, мікросхем ПЗП DD36, IMG_8930b6fc-7536-46bf-bf86-161bcc4a5b8a Рисунок 2.5 - Схема дешифратора мікросхем памяті Запис інформації у регістр КР580ИР82 здійснюють за стробом, який подається на вхід STB, або за наявності на цьому вході постійного рівня логічної «1» (в схемі використовується сигнал ALE мікроконтролера). IMG_78ba920f-4154-43a1-a9d3-c6c87b6e9de6 , який подається на вхід Т: При 0 інформація передається з входів В на виходи А, при 1-із входів А на виходи В.Вона складається з мікроконтролера на ВІС К1816ВЕ51, блоку ОЗП на ВІС КР537РУ2А, блоку ПЗП на ВІС К573РФ2, двох восьмирозрядних буферних регістрів на ВІС КР580ИР82, шинного формувача КР580ВА86 та пристрою вибору мікросхем памяті на логічних елементах.

Вывод
В ході даного курсового проекту була розроблена схема ЦП з модулем памяті ємністю 22 Кбайт. Вона складається з мікроконтролера на ВІС К1816ВЕ51, блоку ОЗП на ВІС КР537РУ2А, блоку ПЗП на ВІС К573РФ2, двох восьмирозрядних буферних регістрів на ВІС КР580ИР82, шинного формувача КР580ВА86 та пристрою вибору мікросхем памяті на логічних елементах.

Для кращого розуміння роботи схеми були розглянуті будова та робота блока ЦП, модулів ОЗП та ПЗП, побудований пристрій вибору мікросхем памяті на логічних елементах, а також наведені внутрішня структура та призначення виводів ВІС, що застосовуються в схемі.

Також була розроблена програма, яка виводить на знакосинтезуючий індикатор цифру 5 з засвічуванням лінійки світлодіодів в шаховому порядку.

На створення ЦП з модулем памяті було використано 40 мікросхем, з них 9 - логічні елементи, 24 - ОЗП, 5 - ПЗП, два буферних регістри, один шинний формувач та мікроконтролер.

Список литературы
1 Микросхемы памяти. ЦАП и АЦП: Справочник - 2-е изд., стереотип / О.Н. Лебедев, А-Й.К. Марцинкявичюс и др. - М.: КУБК-а, 1996. - 348с.

2 Микропроцессоры. В 3-х кн. Кн. 1. Архитектура и проектирование микро-ЭВМ. Организация вычислительных процессов. / Под ред. Л.Н. Переснухина. - М.: Высшая школа, 1986. - 234с.

3 Перельман Б.Л., Шевелев В.И. Отечественные микросхемы и зарубежные аналоги: Справочник. - М.: НТЦ Микротех, 1998. - 376с.

4 Сташин В.В. и др. Проектирование цифровых устройств на однокристальных микроконтроллерах. - М.: Энерогатомиздат, 1990. - 194с.

5 Схемотехніка електронних систем. У 3-х кн. Кн. 3. Мікропроцесори та мікроконтролери: Підручник / В.І. Бойко, А.М. Гуржій, В.Я. Жуйков та ін. - К.: Вища школа, 2004. - 399 c.

6 Якубовский С.В., Ниссельсон Л.И. Цифровые и аналоговые интегральные микросхемы: Справочник. - М.: Радио и связь, 1990, - 496c.

Размещено на .ru

Вы можете ЗАГРУЗИТЬ и ПОВЫСИТЬ уникальность
своей работы


Новые загруженные работы

Дисциплины научных работ





Хотите, перезвоним вам?