Основной параметр делителя частоты - коэффициент деления частоты , определяемый как отношение частоты входного сигнала к частоте выходного: где - частота входного сигнала; Задержка переключения каждого разряда примерно равна задержке триггера, а полная задержка установления кода на выходе счетчика равна задержке одного разряда, умноженной на число разрядов счетчика. Это накладывает жесткие ограничения на период (частоту) входного сигнала, причем увеличение, к примеру, вдвое количества разрядов счетчика автоматически уменьшает вдвое предельно допустимую частоту входного сигнала. Передаваемый через мультиплексор сигнал может быть как аналоговым, так и цифровым, он может передаваться как со входов на выход (микросхема работает в режиме мультиплексора), так и с выхода распределяться на входы (режим демультиплексора). Для того, чтобы получить деление на 6, на адресные входы Мх1 и Мх2 подается код 100, вследствие чего Мх2 свой вход Х1 соединяет с входом сброса счетчика, но через инвертор, тк на вход поступает инверсный код, а счетчик сбрасывается по высокому уровню на входе R.В ходе работы я получил программируемый делитель частоты с фиксированными коэффициентами деления. В схему входят в основном элементы КМОП.
План
Содержание
Задание
Введение
1. Теоретическое обоснование схемного решения
Упрощенная структурная схема делителя
Ввод коэффициента деления
Составление электрической принципиальной схемы устройства
Вывод
Список литературы
Вывод
В ходе работы я получил программируемый делитель частоты с фиксированными коэффициентами деления. В схему входят в основном элементы КМОП. Каждому коэффициенту деления соответствует свой переключатель. Это сильно увеличивает габариты, но и достаточно упрощает использование. В данной схеме не рассчитывалось напряжение питания, не учитывались задержки и др.
Ниже таблица, в которой каждому ключу приведен свой постоянный коэффициент деления.