Разработка схемы блока арифметико-логического устройства для умножения двух двоичных чисел - Курсовая работа

бесплатно 0
4.5 170
Выполнение арифметических и логических преобразований над операндами в арифметико-логическом устройстве, их классификация по принципу работы. Структурная схема, алгоритм вычисления, синтез сумматоров, регистров, счетчика и тактовые параметры устройства.

Скачать работу Скачать уникальную работу

Чтобы скачать работу, Вы должны пройти проверку:


Аннотация к работе
Выполняемые в АЛУ операции можно разделить на группы: - операции двоичной арифметики для чисел с фиксированной запятой; В последовательных АЛУ операнды представляются в последовательном коде, а операции производятся последовательно во времени над их отдельными разрядами. В параллельных АЛУ операнды представляются параллельным кодом и операции совершаются параллельно во времени над всеми разрядами операндов. В блочном АЛУ операции над числами с фиксированной и плавающей запятой, десятичными числами и алфавитно-цифровыми полями выполняются в отдельных блоках. В многофункциональных АЛУ операции для всех форм представления чисел выполняются одними и теми же схемами, которые коммутируются нужным образом в зависимости от требуемого режима работы.Устройство управления (триггеры регистра состояния) тактируются по фронту, а операционная часть - по спаду (тактовый сигнал на входы триггеров операционной части подаются через элементы 2И-НЕ). Таким образом, длительность активной фазы сигнала будет определяться быстродействием устройства управления, а фазы - быстродействием операционной части и комбинационной схемы КС1. Поэтому интервал времени будет определяться временем задержки срабатывания схемы КС2, временем предустановки регистра и временем задержки регистра: .При умножении целых чисел методом последовательного суммирования максимальное количество тактов будет определяться величиной множителя Y. Помимо этих 8 тактов понадобится один такт для начальной установки регистров и счетчика (состояние ) и еще один такт для установки сигнала READY по окончании счета.Потребляемая устройством мощность будет равна сумме мощностей, потребляемых всеми ее составными частями (регистры X и Z, счетчик, сумматор, схема сравнения, три логических элемента 2И-НЕ и устройство управления): .Разработанное устройство имеет по 8 входов для множителя Y0 - Y7 и множителя X0 - X7, вход разрешения начала счета START с активным уровнем "1", вход принудительного сброса с активным уровнем "1" и вход синхронизации с тактированием по фронту импульса; 16 выходов результата Z0 - Z15 и выход готовности результата READY с активным уровнем "1".

Вывод
В результате выполнения данного курсового проекта был разработан блок АЛУ для умножения двух положительных двоичных чисел. Все требования, оговоренные в техническом задании, были выполнены.

Разработанное устройство имеет по 8 входов для множителя Y0 - Y7 и множителя X0 - X7, вход разрешения начала счета START с активным уровнем "1", вход принудительного сброса с активным уровнем "1" и вход синхронизации с тактированием по фронту импульса; 16 выходов результата Z0 - Z15 и выход готовности результата READY с активным уровнем "1".

Максимальное время счета .

Потребляемая мощность .

Список литературы
Курс лекций по дисциплине "Техническое обеспечение и внешние устройства ЭВС". / Под ред. А.В. Тютякина - ОРЕЛГТУ, 2000.

Курс лекций по дисциплине "Расчет и конструирование элементов ЭВС". / Под ред. И.И. Неврова - ОРЕЛГТУ, 2000.

Курс лекций по дисциплине "Аналоговая и цифровая электроника". / Под ред. А.А. Рабочего - ОРЕЛГТУ, 1999.

Вы можете ЗАГРУЗИТЬ и ПОВЫСИТЬ уникальность
своей работы


Новые загруженные работы

Дисциплины научных работ





Хотите, перезвоним вам?