Принцип работы информационно-управляющей системы для периферийного блока. Разработка функциональной схемы системы. Расчет разрешающей способности и быстродействия, тактовой частоты процессора. Расчет на потребляемую мощность и на нагрузочную способность.
При низкой оригинальности работы "Проектирование центральных и периферийных устройств информационно-управляющей системы", Вы можете повысить уникальность этой работы до 80-100%
МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ ФЕДЕРАЛЬНОЕ БЮДЖЕТНОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ ПОЯСНИТЕЛЬНАЯ ЗАПИСКА к курсовому проекту по дисциплине «Проектирование центральных и периферийных устройств ЭВС»Структурная схема информационно-вычислительной системы приведена на рисунке 6: Рисунок 6-Структурная схема Управление АЦП осуществляется при помощи контроллера и выходным сигналом адресного дешифратора, ОЗУ - встроенным в микропроцессор блоком управления внешней памяти, блок отображения - сигналами с шины адреса и шины данных и сигналом адресного дешифратора. К микропроцессору через формирователи шин адреса и данных (DD14-DD15, DD18, DD19) подключена оперативная память (DD21, DD22) суммарным объемом 64 Кб. По окончании преобразования сигнал с АЦП записывает преобразованный 12-тиразрядный код в регистры DD18, DD19. При появлении прерывания, контроллер обращается к блоку ввода релейных сигналов, выставляется сигнал CS, который подается на вход разрешения считывания на регистры DD6, DD7 и выполняет чтение поступивших данных.В ходе работы спроектирована информационно-управляющая система для периферийного устройства к которой составлены следующие схемы - структурная на формате А2, электрическая принципиальная на формате А1, а так же алгоритм программы ввода аналоговой информации.
Вы можете ЗАГРУЗИТЬ и ПОВЫСИТЬ уникальность своей работы