Дільник частоти з коефіцієнтом ділення К = 210 на JK-тригерах - Курсовая работа

бесплатно 0
4.5 106
Лічильники з цифровими автоматами. Схемотехнічна розробка дільника частоти з коефіцієнтом ділення К = 210 на JK-тригерах. Програма розрахунку споживаної потужності на алгоритмічній мові. Принцип роботи дільника частоти згідно електричної схеми.

Скачать работу Скачать уникальную работу

Чтобы скачать работу, Вы должны пройти проверку:


Аннотация к работе
Характерна особливість науково-технічного прогресу, який визначає подальше могутнє підняття суспільного виробництва - поширене впровадження досягнень обчислювальної техніки у всі напрями. Рішення задач науково-технічного прогресу має потребу в застосування засобів обчислювальної техніки і персональних компютерів на робочих місцях економістів, інженерів, персоналу, що управляє. Цифрові методи і цифрові пристрої, які реалізовані на інтегральних мікросхемах різного ступеня інтеграції, а також на мікропроцесорних засобах, мають широкі перспективи використання в цифрових системах передачі і розподілу інформації в телевізійній, радіоприймальній і іншій апаратурі звязку. Цифрові пристрої виконують функції збереження і обробка цифрової інформації, перетворення інформації з аналогової форми зображення в цифрову, і навпаки. Інформація, яка подається в цифрові пристрої і виводиться з них зображається у формі кодових комбінацій, елементами яких є логічна одиниця і логічний нуль.Лічильник - вузол ЕОМ, який здійснює рахунок і зберігання коду числа підрахованих сигналів. Лічильники є цифровими автоматами Мура, в яких новий стан лічильника визначається його попереднім стану і значенням логічної змінної на вході. Лічильники розрізняються призначенням, типом і кількістю використовуваних тригерів, режимами роботи, порядком зміни стану, організацією звязку між тригерами лічильника і іншими особливостями його структури. По порядку зміни стану можуть бути лічильники з природним і довільним (примусовим) порядком зміни стану. У лічильниках з природним порядком зміни стану значення коду кожного подальшого стану лічильника відрізняється на одиницю від коду попереднього стану.При наскрізному перенесенні тригери лічильника обєднуються в групи, усередині кожної групи здійснюється паралельне перенесення, а між групами - послідовне. На рисунку 1.2 представлена схема лічильника із наскрізним перенесенням, кожна група якого містить по два тригери. Час встановлення коду в лічильнику із наскрізним перенесенням визначається затримкою перемикання тригера, затримка перемикання схем „І” і інвертора в одній групі і кількістю груп. Звязки між тригерами реверсового лічильника відповідають як підсумовуючому лічильнику, так і віднімаючому, але працює тільки один із звязків, який визначається командою “Реверс” і подається на елементи „І-НІ”, включені в ланцюзі передачі сигналу перенесення (рисунок 1.3). Двійкові лічильники з паралельним (одночасним) перенесенням будуються на синхронних Т-тригерах (рисунок 1.4).Після кожного тактового імпульсу Т сигнал на вході змінюється на протилежний і тому частота вихідних імпульсів вдвічі менша частоти імпульсів, що надходять. Швидкодія двійкового лічильника із послідовним перенесенням залежить від швидкодії тригера молодшого розряду, так як кожний наступний тригер зменшує частоту сигналів, які надходять на його вхід, і дорівнює часу Тсч розповсюдження сигналів перенесення. Час Тсч макс встановлення коду в лічильнику із послідовним перенесенням дорівнює: Тсч.макс = NTT (1.1) де: n - кількість розрядів лічильника; ТТ - час затримки сигналу в одному розряді лічильника. Перед початком переліку лічильник встановлюється сигналом „Уст.0” в стан логічного „0”, а потім в лічильник може бути записаний будь який трирозрядний Х2Х1Х0 паралельний код. Після подання 7-го вхідного сигналу Т0 в лічильнику буде встановлений код «000», а 8-ий вхідний сигнал Т0 встановить лічильник в стан «111» (рисунок 1.6).Дільник треба побудувати на JK-тригерах и це краще зробить на мікросхемах серії К555 або К155. Із всіх цих мікросхем обираємо мікросхеми серії К555, т. я. їх особливістю є висока швидкодія, повязана з використанням діодів Шотки, і мала потужність. За завданням до курсового проекту дільник необхідно побудувати на JK-тригерах, а тому обираємо мікросхему К555ТВ9 (рисунок 1.8). Рівень логічного нуля на вході R встановлює тригер в стан лог. Коли на входах R и S рівень логічної одиниці, то інформація, яка надходить на входи J і K, впливає на стан виходів тригера в момент переключення тактового імпульсу С із стану логічної одиниці в стан логічного нуля.Аналіз включає в себе опис функціонування заданої схеми перемикальними функціями у відповідності з таблицею переходів. В лічильнику із послідовним перенесенням сигнали перенесення розповсюджуються послідовно від молодшого розряду до старшого. Для прикладу розглянемо синтез та роботу трирозрядного двійкового лічильника що підсумовує з натуральною зміною станів, закон функціонування якого задається таблицею переходів (таблиця 2.1). Зміна молодшого розряду Qo повязана із зміною одиничного значення сигналу лічення Т0 на значення нуля, а зміна стану кожного наступного розряду Qi повязана із зміною стану логічної „1” на стан логічного „0” попереднього Qi-1 розряду. Так як кожен тригер лічильника виконує операцію додавання по модулю 2, то закон функціонування трирозрядного двійкового лічильника що підсумовує може бути заданий характеристичними рівняннями : Q0(t 1) = QOTTOTVQOTTOT;Відповідно до

План
ЗМІСТ

Вступ

1 Загальний розділ

1.1 Аналіз технічного завдання

1.2 Огляд аналогічних пристроїв

1.3 Розробка схеми електричної функціональної

1.4 Вибір елементної бази

2 Спеціальний розділ

2.1 Аналіз схеми дільника частоти

2.2 Принцип роботи дільника частоти згідно схеми електричної принципової

2.3 Розрахунок споживаної потужності

2.4 Програма розрахунку споживаної потужності на алгоритмічній мові

3 Охорона праці та навколишнього середовища

Висновок

Література

Вы можете ЗАГРУЗИТЬ и ПОВЫСИТЬ уникальность
своей работы


Новые загруженные работы

Дисциплины научных работ





Хотите, перезвоним вам?