VHDL модель схеми реалізації захищеної передачі даних через послідовний інтерфейс - Курсовая работа

бесплатно 0
4.5 149
Процес послідовної передачі даних, режим її здійснення. Типова схема інтерфейсу. Структурна схема модуля шифрування. Розробка генератора псевдовипадкових чисел на основі регістра зсуву з оберненими зв’язками. Симуляція роботи розробленої моделі пристрою.


Аннотация к работе
Зміст Вступ 1. Процес послідовної передачі даних 2. Проектування VHDL моделі схеми реалізації захищеної передачі даних 2.1 Структурна схема модуля шифрування 2.2 Розробка генератора псевдовипадкових чисел на основі регістра зсуву з оберненими зв’язками 3. Симуляція роботи розробленої моделі пристрою Висновки Список літератури Додатки інтерфейс передача даний шифрування Вступ Сучасні комп’ютерні системи для обміну інформації використовують різні канали передачі даних. При асинхронній передачі кожному байту передує старт-біт, який подає сигнал приймачу про початок посилки, за яким випливають біти даних і, можливо, біт паритету (парності). Асинхронний обмін у PC реалізується за допомогою Сом-порта з використанням протоколу RS-232C. Він був реалізований на мікросхемі асинхронного приймача-передавача Intel 8250. Повна схема з’єднання за допомогою інтерфейсу RS-232C приведена на рисунку 1.2. Вони використовуються в основному для звязку з великими машинами (mainframes) IBM і мало поширені. При цьому заявлялося, що високошвидкісний USB 2.0 також буде реалізований у виді убудованого в чіпсет контролера (Intel ICH3).
Заказать написание новой работы



Дисциплины научных работ



Хотите, перезвоним вам?