Разработка логической схемы реализации линии связи - Курсовая работа

бесплатно 0
4.5 95
Архитектура вычислительного ядра микропроцессора ATmega169. Работа блока идентификации сигналов. Подключение заголовочного файла, который позволяет объявлять булевские переменные. Исходный код программы. Принцип работы микроконтроллера, ответ на сигнал.


Аннотация к работе
. Формулировка заданияПри необходимости связи арбитр вырабатывает общий для всех абонентов сигнал ВНИМАНИЕ и затем - АДРЕС нужного абонента. Приняв эту посылку, абонент отвечает сигналом КОНЕЦ-ПРИЕМА, при отсутствии ошибок передачи, либо сигналом ПОВТОРИТЬ-ПЕРЕДАЧУ, если обнаружена ошибка. Микропроцессор содержит 16 кбайт программной Flash памяти, 512 байт EEPROM памяти, 1 кбайт SRAM, 53 линии портов ввода-вывода общего назначения, 32 рабочих регистра общего назначения, JTAG интерфейс, встроенные автоматы отладки и программирования, законченный контроллер ЖКИ с преобразователем напряжения, три гибких независимых таймера/счетчика, внешние и внутренние источники прерывания, последовательный программируемый USART, универсальный последовательный интерфейс с детектором стартового состояния, 8-канальный 10-битный АЦП, программируемый сторожевой таймер со встроенным генератором и последовательный SPI порт.
Заказать написание новой работы



Дисциплины научных работ



Хотите, перезвоним вам?