Разработка спецпроцессора, предназначенного для выполнения заданного набора логических и арифметических микроопераций. Описание действия операционного блока по функциональной схеме. Работа генератора тактовых импульсов. Расчет периода синхросигналов.
Аннотация к работе
Российский Государственный Университет Факультет «Системы защиты и безопасности» спецпроцессор синхросигнал генератор арифметическийНиже представлен список сигналов, формируемых управляющим автоматом. y1 Разрешение работы магистрального усилителя MA1 у2 Разрешение работы магистрального усилителя MA2 у3 Выбор режима работы регистра R1 у4 Разрешение работы буферного элемента BF5 у5 Разрешение работы буферного элемента BF8 у6 Выбор режима работы регистра R2 у7 Разрешение работы буферного элемента BF6 у8 Разрешение работы буферного элемента BF7 у9 Считывание содержимого R3 у10 Разрешение работы буферного элемента BF1 у11 Разрешение работы буферного элемента BF2 у12 Разрешение работы буферного элемента BF3 у13Формирование бита переноса сумматора у14 Разрешение работы буферного элемента BF4 у15 Выбор режима работы регистра RSM у16 Разрешение работы буферного элемента BF9 у17 Запись данных в регистр R1 у18 Запись данных в регистр R2 у19 Запись данных в регистр R3 у20 Запись данных в регистры RSM и PSW у21 Сброс триггера пуска На другой вход SM поступает код, через буферный элемент BF5(при низком уровне сигнала у4),с регистра R2.С выхода SM результат через BF4 (при низком уровне сигнала у14) поступает на вход RSM и записываются на него по переднему фронту сигнала у21. При поступлении низких уровней сигналов y5 и у8 на буферные элементы BF5 и BF7 соответственно, на входы сумматора SM поступают коды с регистров RSM и R1. Результат поступает на схему AND, на другой вход которой поступает код с выхода регистра R3 (при низком уровне сигнала у9). Сигналы с регистров R1 и R2 поступают на схему AND,результат с выхода которой через буферный элемент BF3 передается на вход регистра RSM.В результате выполнения курсовой работы был произведен анализ требований к разрабатываемому устройству, разработана функциональная и принципиальная электрические схемы устройства с учетом требований на курсовое проектирование.Таблица А.