Этапы проектирования накапливающего сумматора, реализующего вычисление среднего арифметического. Общая схема алгоритма функционирования устройства. Разработка принципиальной электрической схемы: генератор импульсов, счетчик адреса, триггер приостановки.
Аннотация к работе
1. Анализ задания и постановка задачи 2. Общая схема алгоритма функционирования устройства 3. Разработка функциональной схемы устройства 4. Разработка принципиальной электрической схемы 4.1 Схема начальной установки 4.2 Генератор импульсов 4.3 Блок «Состояние устройства» 4.4 Счетчик адреса 4.5 Блок «Выбор объёма ПЗУ» 4.6 Блок «Выбор режима тестирования 4.7 Блок мультиплексирования адреса в ОЗУ 4.8 Блок мультиплексирования данных на схему сравнения 4.9 Схема сравнения 4.10 Триггер приостановки 4.11 Блок счета ошибок 4.12 Блок взаимодействия с внешним устройством 5. Построение временной диаграммы 6. Оценка потребляемой мощности и аппаратных затрат Библиографический список ВВЕДЕНИЕ В настоящее время интегральные микросхемы (ИМС) широко применяются в радиоэлектронной аппаратуре, в вычислительных устройствах, устройствах автоматики и т.д. Цифровые методы и цифровые устройства, реализованные на интегральных микросхемах разной степени интеграции, в том числе на микропроцессорных средствах, имеют широкие перспективы