Структурна схема цифрового пристрою. Блок мiкропроцесора. Генератор тактових імпульсів та допоміжні ланцюжки. Сигнали керування захоплюванням шини. Блок основної пам’яті та периферійних пристроїв. Контролер шини. Програмування режимів ПІ/Т (МС68230).
Аннотация к работе
Вступ На підставі складеної блок-схеми розробити логічну структуру (ЛС) МПС з МП MC68000. Спосіб обміну даними - програмний, формат обміну - паралельний та послідовний, що забезпечується застосуванням інтегральних мікросхем (ІМ) MC68230 (паралельний інтерфейс/таймер - ПІ/Т) та MC68681 (подвоєний асинхронний приймач / передавач - ПАП/П). Для оптимального використання адресного простору застосувати його апаратне сегментування (сегменти ПЗП, ОЗП, периферійних пристроїв). З цією метою, залежно від варіанта завдання, може бути використано сегменти основної пам’яті (ОП) місткістю 8 К?8 біт, 16 К?8 біт, 32 К?8 біт, 64 К?8 біт. Варіант Місткість ПЗП, Кбайт Місткість ОЗП, Кбайт Кількість ПІ/Т; режим обміну Кількість ПАП/П 16 6 16 1; x1, AB 2 ПЗП - постійний запам’ятовувальний пристрій ОЗП - оперативний запам’ятовувальний пристрій ПІ/Т - паралельний інтерфейс/таймер ПАП/П - подвоєний асинхронний приймач / передавач Режими обміну через ПІ/Т: 0 (підрежими 00,01,1X); 1 (X0, X1); 2; 3 Напрямок передавання даних через порт