Изучение современных тенденций в области проектирования интегральных микросхем и полупроводниковых приборов. Анализ алгоритма создания интегральных микросхем в среде Cadence Virtuoso. Реализация логических элементов с использованием NMOS-транзисторов.
Аннотация к работе
Использование САПР в проектировании интегральных микросхем 1.1 Современное положение в индустрии EDA 2. Алгоритм создания ИМС в среде Cadence Virtuoso 3. Иерархический подход к проектированию ИМС 4. Моделирование работы и параметры полученных устройств 4.1 Virtuoso Analog Design Environment- интерфейс и возможности 4.2 Результаты моделирования 5. В 1987 году компания Synopsys вышла на рынок с соответствующим продуктом Design Compiler, за ней вскоре последовал AutoLogicот фирмы SCS-Mentor Graphics. Специалисты Synopsys вовремя оценили преимущества технологии автоматического синтеза для рынка СБИС на базе стандартных библиотек логических элементов (ASIC). Таким образом, до середины 90-х годов на EDA-рынке в сфере физического проектирования и проектирования аналоговых и смешанных ИС лидировала компания Cadence, а в области логического синтеза господствовала Synopsys. 1.1 Современное положение индустрии В середине 90-х годов появились первые интегральные схемы с нормами проектирования 0,5 и 0,35 мкм.