Запропоновано принципи побудови, архітектуру та методику проектування багатоканальних апаратно-орієнтованих процесорів СБШ на основі багатоканальних процесорних елементів з врахуванням параметрів каналів передачі даних та низькими затратами обладнання.
Аннотация к работе
Національний університет “Львівська політехніка” Коркішко Тимур Анатолійович УДК 681.3 БАГАТОКАНАЛЬНІ АПАРАТНО-ОРІЄНТОВАНІ ПРОЦЕСОРИ СИМЕТРИЧНОГО БЛОКОВОГО ШИФРУВАННЯ Спеціальність 05.13.05 - Елементи та пристрої обчислювальної техніки та систем керування Автореферат дисертації на здобуття наукового ступеня кандидата технічних наук Львів - 2002 Дисертацією є рукопис Робота виконана в Тернопільській академії народного господарства Міністерства освіти і науки України. Зростання швидкості та обємів передавання даних, кількості одночасно працюючих захищених мереж приводять до збільшення числа каналів передавання даних, зростання вимог до продуктивності обробки даних алгоритмами СБШ. Це в свою чергу вимагає розвитку засобів виконання СБШ, які реалізуються на базі програмованих або апаратно-орієнтованих процесорів. Тому важливою є задача створення багатоканальних апаратно-орієнтованих процесорів СБШ. Дисертаційна робота виконувалась згідно з планом науково-дослідних робіт кафедри “Інформаційно-обчислювальні системи та управління” Тернопільської академії народного господарства протягом 1999 - 2002 рр. Дисертаційна робота безпосередньо повязана з держбюджетними НДР: ІОСУ-17-01К “Багатоканальні процесорні ядра реалізації симетричних блокових алгоритмів шифрування” (номер держ. реєстрації 0101U002363) на 2001 - 2003 рр.; ІОСУ-06-2000Б “Розробка наукових основ створення інтелектуальних систем дистрибутивної обробки сенсорних даних з використанням нейронних мереж” (номер держ. реєстрації 0100U002790) на 1999 - 2002 рр. Мета і задачі дослідження. Запропоновано принципи побудови багатоканальних апаратно-орієнтованих процесорів СБШ, які, на відміну від існуючих, дозволяють із врахуванням параметрів каналів передачі даних створювати архітектури високопродуктивних багатоканальних апаратно-орієнтованих процесорів СБШ. 3. Розроблені структури процесорних елементів (ПЕ), операційних пристроїв і функціональних елементів процесорів та отримані аналітичні вирази для оцінки характеристик ПЕ та багатоканальних апаратно-орієнтованих процесорів СБШ використані та можуть знайти подальше використання при побудові таких процесорів СБШ. 3. Львів), в науково-дослідних роботах, що проводились на підприємстві “ALDEC-POLSKA” (Польща, м. Краків) при роботі над проектом “Розробка ядер інтелектуальної власності для захисту даних”, в науково-дослідних та конструкторських роботах, що провадились на базі Державного унітарного підприємства “Спеціалізований центр програмних систем” СПЕКТР (Росія, м. Санкт-Петербург) при апаратній реалізації алгоритму СБШ SPECTR-H64, а також у навчальному процесі кафедри інформаційно-обчислювальних систем та управління Тернопільської академії народного господарства. В друкованих працях, опублікованих у співавторстві, автору дисертації належать: [1] - структура, розподіл задач та принципи організації взаємодії системи захисту інформації на основі програмованого процесора та апаратно-орієнтованих криптографічних процесорів, [2, 14] - класифікація принципів побудови, аналіз та оцінка технічних характеристик апаратно-орієнтованих процесорів СБШ, [3] - аналітичні вирази для оцінки продуктивності багатоканальних процесорів СБШ, [5] - етапи синтезу, правила розподілу каналів між ПЕ, аналітичні вирази для оцінки технічних характеристик багатоканальних апаратно-орієнтованих процесорів СБШ, [6] - структури ОПОДК та VHDL-моделі процесорів СБШ згідно з алгоритмом SPECTR-H64, методика оцінки їх технічних характеристик, [7, 8, 9] - принципи побудови ОПОДК процесорів СБШ згідно з алгоритмом DES, [11] - аналітичні вирази оцінки складності виконання алгоритмів СБШ, [12] - архітектури ПЕ для багатоканальних апаратно-орієнтованих процесорів СБШ, [13] - принципи організації взаємодії системи захисту інформації на основі багатоканальних апаратно-орієнтованих процесорів СБШ.